EDA技術(shù)與應(yīng)用/普通高等教育“十二五”規(guī)劃教材
定 價(jià):39 元
叢書名:普通高等教育“十二五”規(guī)劃教材
- 作者:陳忠平,高金定 編
- 出版時(shí)間:2013/11/1
- ISBN:9787512350359
- 出 版 社:中國電力出版社
- 中圖法分類:TN702
- 頁碼:357
- 紙張:膠版紙
- 版次:1
- 開本:16開
《EDA技術(shù)與應(yīng)用/普通高等教育“十二五”規(guī)劃教材》共10章,主要內(nèi)容包括EDA技術(shù)概述、CPLD/FPGA大規(guī)模可編程邏輯器件、VHDL硬件描述語言、QuartusⅡ軟件的使用、常用數(shù)字電路的VHDL實(shí)現(xiàn)、LPM宏功能塊與IP核應(yīng)用、SOPC技術(shù)、FPGA的顯示及鍵盤控制、FPGA的應(yīng)用設(shè)計(jì)實(shí)例以及EDA技術(shù)實(shí)驗(yàn)等!禘DA技術(shù)與應(yīng)用/普通高等教育“十二五”規(guī)劃教材》根據(jù)現(xiàn)代電子系統(tǒng)的設(shè)計(jì)特點(diǎn),從實(shí)驗(yàn)、實(shí)踐、實(shí)用的角度,通過豐富的實(shí)例系統(tǒng)地介紹了EDA技術(shù)的理論基礎(chǔ)和電子系統(tǒng)的VHDL設(shè)計(jì)方法!禘DA技術(shù)與應(yīng)用/普通高等教育“十二五”規(guī)劃教材》內(nèi)容豐富新穎,結(jié)構(gòu)清晰,理論聯(lián)系實(shí)際,通俗實(shí)用,通過大量范例的講解,便于讀者對內(nèi)容的理解和掌握。
《EDA技術(shù)與應(yīng)用/普通高等教育“十二五”規(guī)劃教材》可作為高等院校電子信息、電氣、通信、自動控制、計(jì)算機(jī)及相近專業(yè)的本科或高職高專的EDA技術(shù)教材,也可作為廣大電子設(shè)計(jì)人員的設(shè)計(jì)參考書或使用手冊。
前言
1 EDA技術(shù)概述
1.1 EDA技術(shù)及其發(fā)展
1.2 EDA主要內(nèi)容及主要EDA廠商
1.3 EDA設(shè)計(jì)流程
1.4 數(shù)字系統(tǒng)的設(shè)計(jì)
1.5 EDA技術(shù)的應(yīng)用
小結(jié)
習(xí)題
2 CPID/FPGA大規(guī)?删幊踢壿嬈骷
2.1 可編程邏輯器件概述
2.2 CPID/FPGA結(jié)構(gòu)與工作原理
2.3 CPID/FPGA的編程與配置
2.4 CPID/FPGA的比較和選用
小結(jié)
習(xí)題
3 VHDL硬件描述語言
3.1 硬件描述語言概述
3.2 VHDL程序結(jié)構(gòu)
3.3 VHDL語言要素
3.4 VHDL順序語句
3.5 VHDL并行語句
小結(jié)
習(xí)題
4 QuartusⅡ軟件的使用
4.1 QuartusⅡ的初步認(rèn)識
4.2 QuartusⅡ的安裝
4.3 QuartusⅡ的設(shè)計(jì)文件輸入
4.4 QuartusⅡ設(shè)計(jì)項(xiàng)目的編譯
4.5 QuartusⅡ設(shè)計(jì)項(xiàng)目的仿真與器件編程
小結(jié)
習(xí)題
5 常用數(shù)字電路的VHDL實(shí)現(xiàn)
5.1 組合邏輯電路的VHDL實(shí)現(xiàn)
5.2 時(shí)序邏輯電路的VHDL實(shí)現(xiàn)
5.3 存儲器電路的VHDL實(shí)現(xiàn)
5.4 狀態(tài)機(jī)的VHDL實(shí)現(xiàn)
小結(jié)
習(xí)題
6 LPM宏功能塊與IP核應(yīng)用
6.1 宏功能模塊概述
6.2 LPM計(jì)數(shù)器宏模塊
6.3 流水線乘法累加器的設(shè)計(jì)
6.4 LPM隨機(jī)存儲器宏模塊
6.5 LPM只讀存儲器宏模塊
6.6 LPM鎖相環(huán)宏模塊
小結(jié)
習(xí)題
7 SOPC技術(shù)
7.1 SOPC技術(shù)簡介
7.2 SOPC:Builder簡介
7.3 SOPC:系統(tǒng)設(shè)計(jì)流程
7.4 SOPC系統(tǒng)架構(gòu)
7.5 基于NiosⅡ的SOPC開發(fā)實(shí)例
小結(jié)
習(xí)題
8 FPGA的顯示及鍵盤控制
8.1 流水燈顯示控制
8.2 8位數(shù)碼管動態(tài)顯示控制
8.3 矩陣鍵盤控制
8.4 LCD1602液晶顯示控制
小結(jié)
習(xí)題
9 FPGA的應(yīng)用設(shè)計(jì)實(shí)例
9.1 模擬交通信號燈控制設(shè)計(jì)
9.2 數(shù)字頻率計(jì)的設(shè)計(jì)
9.3 數(shù)字秒表的設(shè)計(jì)
9.4 音樂播放器的設(shè)計(jì)
9.5 步進(jìn)電動機(jī)控制設(shè)計(jì)
小結(jié)
習(xí)題
10 EDA技術(shù)實(shí)驗(yàn)
10.1 門電路及觸發(fā)器實(shí)驗(yàn)
10.2 邏輯電路實(shí)驗(yàn)
10.3 宏功能塊與SOPC技術(shù)實(shí)驗(yàn)
10.4 FPGA綜合應(yīng)用實(shí)驗(yàn)
附錄 VHDL保留字
參考文獻(xiàn)