《高等職業(yè)教育電子技術(shù)技能培養(yǎng)規(guī)劃教材:EDA實(shí)用技術(shù)(第2版)》較全面地介紹了EDA的實(shí)用技術(shù),講述通俗易懂,將知識(shí)點(diǎn)與能力點(diǎn)有機(jī)結(jié)合起來,注重對應(yīng)用能力的培養(yǎng)。
《高等職業(yè)教育電子技術(shù)技能培養(yǎng)規(guī)劃教材:EDA實(shí)用技術(shù)(第2版)》主要內(nèi)容包含可編程邏輯器件、QuartusⅡ設(shè)計(jì)軟件的應(yīng)用、硬件描述語言(VHDL)、Multisim9設(shè)計(jì)軟件的應(yīng)用、Protel99SE電路原理圖設(shè)計(jì)、Protel99SE電路板圖設(shè)計(jì)、開發(fā)系統(tǒng)案例。
《高等職業(yè)教育電子技術(shù)技能培養(yǎng)規(guī)劃教材:EDA實(shí)用技術(shù)(第2版)》可作為高職高專院校電子類等專業(yè)的教材,也可供相關(guān)專業(yè)技術(shù)人員閱讀參考。
第1章 緒論
1.1 EDA技術(shù)及發(fā)展
1.2 硬件描述語言
1.3 EDA技術(shù)的基本設(shè)計(jì)方法
1.4 常用的EDA設(shè)計(jì)工具
第2章 可編程邏輯器件
2.1 可編程邏輯器件
2.1.1 可編程邏輯器件的發(fā)展歷程
2.1.2 PLD的分類
2.2 復(fù)雜可編程邏輯器件
2.2.1 Altera公司MAX7000系列
2.2.2 MAX7000系列器件編程
2.3 現(xiàn)場可編程門陣列
2.3.1 Altera公司FLEXlOK系列
2.3.2 現(xiàn)場可編程fl陣列FPGA的配置
2.3.3 Altera公司其他FPGA產(chǎn)品簡介
2.4 可編程邏輯器件的設(shè)計(jì)流程
本章小結(jié)
思考題與習(xí)題
第3章 Quartus¨設(shè)計(jì)軟件的應(yīng)用
3.1 概述
3.1.1 Quartus Il軟件簡介
3.1.2 Quartus Il軟件的安裝
3.1.3 QuartosIl軟件的用戶界面
3.1.4 Quartus Il的開發(fā)流程
3.2 Quartus Il的基本操作
3.2.1 Quartus Il原理圖輸入法
3.2.2 Quartus II文本編輯輸入法
3.3 設(shè)計(jì)項(xiàng)目的編譯與仿真
3.3.1 項(xiàng)目的編譯
3.3.2 項(xiàng)目的功能仿真與時(shí)序分析
3.4 層次化設(shè)計(jì)輸入法
3.5 器件的下載編程
本章小結(jié)
思考題與習(xí)題
第4章 硬件描述語言VHDL
4.1 概述
4.2 VHDL的基本結(jié)構(gòu)
4.2.1 庫(Library)
4.2.2 實(shí)體(ENTITY)
4.2.3 結(jié)構(gòu)體
4.3 VHDL的基本知識(shí)
4.3.1 標(biāo)識(shí)符(Identifiers)
4.3.2 關(guān)鍵字(Keyword)
4.3.3 數(shù)據(jù)對象(Data Objects)
4_3.4 數(shù)據(jù)類型(DdtdTypes)
4.3.5 運(yùn)算符
4.3.6 屬性(Attributes)
4.4 VHDL語言的基本語句
4.4.1 順序(Sequential)語句
4.4.2 并行(Concurrent)語句
4.5 VHDL設(shè)計(jì)舉例
4.5.1 組合邏輯電路的設(shè)計(jì)
4.5.2 時(shí)序邏輯電路的設(shè)計(jì)
4.6 VHDL程序設(shè)計(jì)進(jìn)階
4.6.1 子程序、程序包及配置
4.6.2 VHDL的結(jié)構(gòu)描述方法
4.7 數(shù)字系統(tǒng)層次化設(shè)計(jì)實(shí)例
4.7.1 出租車計(jì)費(fèi)器
4.7.2 數(shù)字秒表
4.7.3 智能函數(shù)發(fā)生器
4.8 其他硬件描述語言簡介
4.8.1 Verilog HDL
4.8.2 ABEL.HDL
本章小結(jié)
思考題與習(xí)題
第5章 Multisim9設(shè)計(jì)軟件的應(yīng)用
第6章 Protel 99SE電路原理圖設(shè)計(jì)
第7章 Protel 99SE電路板圖設(shè)計(jì)
第8章 開發(fā)系統(tǒng)案例
參考文獻(xiàn)