本書(shū)從微機(jī)系統(tǒng)應(yīng)用的角度出發(fā),系統(tǒng)介紹微型計(jì)算機(jī)的組成和工作原理,以及常用接口技術(shù)及應(yīng)用等。全書(shū)共10章,包括微型計(jì)算機(jī)概述、80x86微處理器及其系統(tǒng)、8086/8088指令系統(tǒng)、匯編語(yǔ)言程序設(shè)計(jì)、存儲(chǔ)器、輸入/輸出接口與總線(xiàn)、中斷系統(tǒng)、定時(shí)/計(jì)數(shù)器與DMA控制器、并行接口與串行接口、A/D和D/A轉(zhuǎn)換通道。本書(shū)提供多種類(lèi)型的數(shù)字化資源(視頻、課件和題庫(kù)等),讀者也可以在“中國(guó)大學(xué)MOOC”平臺(tái)實(shí)現(xiàn)線(xiàn)上與線(xiàn)下課程的無(wú)縫銜接。
第1章 微型計(jì)算機(jī)概述 1
1.1 計(jì)算機(jī)的發(fā)展 1
1.1.1 計(jì)算機(jī)的誕生 1
1.1.2 微處理器的發(fā)展 2
1.1.3 我國(guó)微處理器的發(fā)展 6
1.1.4 新型微處理器簡(jiǎn)介 7
1.2 微型計(jì)算機(jī)系統(tǒng) 9
1.2.1 計(jì)算機(jī)的工作原理 9
1.2.2 系統(tǒng)組成與結(jié)構(gòu) 10
1.2.3 微型計(jì)算機(jī)分類(lèi) 12
1.2.4 微型計(jì)算機(jī)的性能指標(biāo) 13
1.3 微型計(jì)算機(jī)的運(yùn)算基礎(chǔ) 14
1.3.1 無(wú)符號(hào)數(shù)的表示方法 15
1.3.2 數(shù)制的轉(zhuǎn)換與運(yùn)算 16
1.3.3 有符號(hào)數(shù)的表示及運(yùn)算 17
1.3.4 計(jì)算機(jī)中的定點(diǎn)數(shù)和浮點(diǎn)數(shù) 18
1.3.5 計(jì)算機(jī)中的編碼 19
思考與練習(xí) 20
第2章 80x86微處理器及其系統(tǒng) 21
2.1 8086微處理器 21
2.1.1 8086微處理器的邏輯結(jié)構(gòu) 21
2.1.2 8086/8088 CPU的內(nèi)部寄存器 23
2.1.3 8086/8088 CPU的引腳功能 27
2.1.4 8086/8088 CPU的工作方式 27
2.2 80386微處理器 28
2.2.1 80386的內(nèi)部結(jié)構(gòu) 28
2.2.2 80386的寄存器 29
2.2.3 80386的工作方式 30
2.2.4 80386的存儲(chǔ)器管理 31
2.3 高性能微處理器 33
2.3.1 Pentium處理器 33
2.3.2 Pentium處理器的技術(shù)特點(diǎn) 34
2.3.3 Pentium處理器的發(fā)展 35
2.3.4 多核微處理器 36
2.4 80x86微型計(jì)算機(jī)系統(tǒng) 37
2.4.1 微型計(jì)算機(jī)系統(tǒng)主板 37
2.4.2 80x86典型芯片組440BX 38
2.4.3 BIOS功能與設(shè)置 39
思考與練習(xí) 40
第3章 8086/8088指令系統(tǒng) 42
3.1 概述 42
3.1.1 指令的基本構(gòu)成 43
3.1.2 指令的執(zhí)行時(shí)間 44
3.2 尋址方式 45
3.2.1 立即尋址 45
3.2.2 寄存器尋址 46
3.2.3 直接尋址 46
3.2.4 寄存器間接尋址 47
3.2.5 寄存器相對(duì)尋址 48
3.2.6 基址-變址尋址 49
3.2.7 基址-變址相對(duì)尋址 50
3.2.8 隱含尋址 51
3.3 8086/8088指令系統(tǒng) 51
3.3.1 數(shù)據(jù)傳送類(lèi)指令 51
3.3.2 算術(shù)運(yùn)算指令 62
3.3.3 邏輯運(yùn)算和移位指令 72
3.3.4 串操作指令 78
3.3.5 程序控制指令 83
3.3.6 處理器控制指令 94
思考與練習(xí) 95
第4章 匯編語(yǔ)言程序設(shè)計(jì) 97
4.1 匯編語(yǔ)言概述 97
4.2 匯編語(yǔ)言源程序的結(jié)構(gòu)及組成 98
4.2.1 匯編語(yǔ)言源程序的基本結(jié)構(gòu) 98
4.2.2 匯編語(yǔ)言語(yǔ)句的類(lèi)型和組成 99
4.3 偽操作指令 102
4.3.1 處理器方式偽指令 103
4.3.2 數(shù)據(jù)定義偽指令 103
4.3.3 符號(hào)定義偽指令 104
4.3.4 段定義偽指令 105
4.3.5 過(guò)程定義偽指令 106
4.3.6 模塊定義與結(jié)束偽指令 106
4.3.7 宏處理偽指令 107
4.3.8 模塊連接偽指令 107
4.4 匯編程序的功能及匯編過(guò)程 108
4.4.1 匯編程序的功能 108
4.4.2 程序的編輯、匯編及連接過(guò)程 108
4.4.3 常用的匯編調(diào)試方法 110
4.5 匯編語(yǔ)言程序設(shè)計(jì)方法及應(yīng)用 112
4.5.1 概述 112
4.5.2 順序結(jié)構(gòu)程序設(shè)計(jì) 113
4.5.3 分支結(jié)構(gòu)程序設(shè)計(jì) 113
4.5.4 循環(huán)結(jié)構(gòu)程序設(shè)計(jì) 114
4.5.5 子程序設(shè)計(jì) 116
4.5.6 宏定義與使用 119
4.5.7 系統(tǒng)功能調(diào)用 120
4.6 匯編語(yǔ)言與C/C++語(yǔ)言的接口 127
思考與練習(xí) 129
第5章 存儲(chǔ)器 130
5.1 概述 130
5.1.1 存儲(chǔ)器的分類(lèi) 130
5.1.2 存儲(chǔ)器芯片的主要技術(shù)指標(biāo) 132
5.2 隨機(jī)存儲(chǔ)器(RAM) 133
5.2.1 存儲(chǔ)器系統(tǒng)的結(jié)構(gòu) 133
5.2.2 靜態(tài)RAM(SRAM) 135
5.2.3 動(dòng)態(tài)RAM(DRAM) 141
5.2.4 存儲(chǔ)器擴(kuò)展技術(shù) 147
5.2.5 存儲(chǔ)器與系統(tǒng)的連線(xiàn) 150
5.3 只讀存儲(chǔ)器(ROM) 150
5.3.1 掩膜ROM(MROM) 150
5.3.2 可編程ROM(PROM) 151
5.3.3 可擦除的PROM 152
5.3.4 閃存 156
5.4 存儲(chǔ)器的分級(jí)體系 157
5.4.1 存儲(chǔ)器的分級(jí)結(jié)構(gòu) 157
5.4.2 高速緩存系統(tǒng) 158
思考與練習(xí) 161
第6章 輸入/輸出接口與總線(xiàn) 162
6.1 接口概述 162
6.1.1 I/O接口中的信息 162
6.1.2 I/O接口的結(jié)構(gòu) 163
6.1.3 I/O接口的功能 163
6.1.4 I/O端口的編址方式 164
6.2 CPU與外設(shè)之間的數(shù)據(jù)傳輸方式 164
6.2.1 程序控制方式 164
6.2.2 中斷方式 166
6.2.3 DMA方式 167
6.3 微型計(jì)算機(jī)中的總線(xiàn) 168
6.3.1 總線(xiàn)定義 168
6.3.2 總線(xiàn)分類(lèi) 168
6.3.3 總線(xiàn)周期 168
6.3.4 總線(xiàn)的操作過(guò)程 169
6.3.5 常用系統(tǒng)總線(xiàn)和外設(shè)總線(xiàn)標(biāo)準(zhǔn) 170
思考與練習(xí) 175
第7章 中斷系統(tǒng) 176
7.1 中斷的基本概念 176
7.1.1 中斷、中斷源及中斷系統(tǒng) 176
7.1.2 中斷處理過(guò)程 177
7.1.3 中斷嵌套 178
7.2 80x86中斷系統(tǒng) 178
7.2.1 外部中斷 179
7.2.2 內(nèi)部中斷 180
7.2.3 中斷向量和中斷向量表 181
7.2.4 80x86中斷響應(yīng)過(guò)程 182
7.3 可編程中斷控制器8259A 184
7.3.1 8259A的功能 184
7.3.2 8259A的內(nèi)部結(jié)構(gòu)和引腳功能 184
7.3.3 8259A的引腳及功能 186
7.3.4 8259A的工作方式 186
7.3.5 8259A的級(jí)聯(lián) 187
7.3.6 8259A的編程 188
7.3.7 8259A在微機(jī)系統(tǒng)中的應(yīng)用 192
思考與練習(xí) 194
第8章 定時(shí)/計(jì)數(shù)器與DMA控制器 196
8.1 可編程定時(shí)/計(jì)數(shù)器8253 196
8.1.1 定時(shí)/計(jì)數(shù)器的工作原理 196
8.1.2 8253的功能與結(jié)構(gòu) 197
8.1.3 8253的控制字 198
8.1.4 8253的工作方式與工作時(shí)序 200
8.1.5 8253的初始化編程及應(yīng)用 203
8.2 DMA控制器8237A 205
8.2.1 DMA的基本原理 205
8.2.2 8237A的內(nèi)部結(jié)構(gòu)和引腳 206
8.2.3 8237A的工作方式和傳輸類(lèi)型 210
8.2.4 8237A的初始化編程及應(yīng)用 211
思考與練習(xí) 212
第9章 并行接口與串行接口 214
9.1 可編程并行接口芯片8255A 214
9.1.1 并行接口概述 214
9.1.2 8255A的內(nèi)部結(jié)構(gòu)與引腳 214
9.1.3 8255A的控制字 216
9.1.4 8255A的工作方式 217
9.1.5 8255A的應(yīng)用 219
9.2 可編程串行接口芯片8251A 221
9.2.1 串行通信的基本概念 221
9.2.2 8251A的功能及結(jié)構(gòu) 225
9.2.3 8251A的控制命令 228
9.2.4 8251A的初始化編程與應(yīng)用 229
思考與練習(xí) 233
第10章 A/D和D/A轉(zhuǎn)換通道 234
10.1 模擬量輸入和輸出通道 234
10.1.1 模擬量輸入通道組成 234
10.1.2 模擬量輸出通道組成 235
10.2 D/A轉(zhuǎn)換及其接口 235
10.2.1 D/A轉(zhuǎn)換的主要性能參數(shù) 235
10.2.2 D/A轉(zhuǎn)換器的輸入/輸出特性 235
10.2.3 D/A轉(zhuǎn)換器的工作原理 236
10.2.4 D/A轉(zhuǎn)換器芯片DAC0832 238
10.3 A/D轉(zhuǎn)換及其接口 240
10.3.1 A/D轉(zhuǎn)換的基本概念 240
10.3.2 A/D轉(zhuǎn)換器的工作原理 242
10.3.3 典型A/D轉(zhuǎn)換器介紹 243
思考與練習(xí) 246
附錄A ASCII字符集 247
附錄B 8086/8088指令系統(tǒng)一覽表 249
附錄C 通用匯編程序偽指令 253
附錄D 常用DOS功能調(diào)用(INT 21H) 255
附錄E 常用ROM BIOS功能調(diào)用 258
參考文獻(xiàn) 261