Nios 2系統(tǒng)開發(fā)設(shè)計與應(yīng)用實例
定 價:32 元
- 作者:孫愷,程世恒 著
- 出版時間:2007/8/1
- ISBN:9787810779913
- 出 版 社:北京航天航空大學(xué)出版社
- 中圖法分類:TP332
- 頁碼:316
- 紙張:膠版紙
- 版次:1
- 開本:
《Nios Ⅱ系統(tǒng)開發(fā)設(shè)計與應(yīng)用實例》介紹了使用Altera公司SOPC Builder、Nios II IDE等軟件建立以Nios II處理器為核心的嵌入式系統(tǒng)的方法以及Nios II的高級使用技巧。內(nèi)容包括FPGA/CPLD開發(fā)基礎(chǔ),Altera FPGA/CPLD的結(jié)構(gòu),Quartus II的基本應(yīng)用,Quartus II輔助設(shè)計工具的應(yīng)用,ModelSim SE的基本應(yīng)用,Nios II處理器,Avalon總線規(guī)范,Nios II系統(tǒng)開發(fā)設(shè)計基礎(chǔ),Nios II系統(tǒng)設(shè)計基礎(chǔ)開發(fā)實例,Nios II系統(tǒng)設(shè)計綜合提高實例,基于嵌入式操作系統(tǒng)的Nios II系統(tǒng)設(shè)計與應(yīng)用等。
《Nios Ⅱ系統(tǒng)開發(fā)設(shè)計與應(yīng)用實例》適合高等院校相關(guān)專業(yè)的本科高年級、研究生以及SOPC技術(shù)應(yīng)用開發(fā)人員閱讀參考。
第一部 分芯片器件與開發(fā)工具
第1章 FPGA/CPLD開發(fā)基礎(chǔ)
1.1 FPGA/CPLD概述
1.1.1 FPGA/CPLD與EDA、ASIC技術(shù)
1.1.2 FPGA/CPLD與SOPC/SOC
1.2 FPGA/CPLD硬件體系結(jié)構(gòu)
1.2.1 FPGA體系結(jié)構(gòu)
1.2.2 CPLD體系結(jié)構(gòu)
1.2.3 FPGA和CPLD的比較
1.3 FPGA/CPLD的開發(fā)流程
1.4 FPGA/CPLD的常用開發(fā)工具
第2章 Altera FPGA/CPLD的結(jié)構(gòu)
2.1 Altera高密度FPGA
2.2 Altera低成本FPGA
2.2.1 主流低成本FPGA——Cyclone
2.2.2 新一代低成本FPGA——CycloneII
第3章 Quartus II的基本應(yīng)用
3.1 Quartus II軟件的用戶界面
3.2 設(shè)計輸入
3.3 綜合
3.4 布局布線
3.5 仿真
3.6 編程與配置
第4章 Quartus II輔助設(shè)計工具的應(yīng)用
4.1 定制元件工具MegaWizard PlugIn Manager的使用
4.1.1 IP核簡介
4.1.2 基本宏單元的定制
4.2 RTL閱讀器
4.2.1 JRTL閱讀器簡介
4.2.2 RTL閱讀器用戶界面
4.2.3 原理圖的分頁和模塊層次的切換
4.2.4 使用RTL閱讀器分析設(shè)計中的問題
4.3 SignalTapII邏輯分析器
4.4 時序收斂平面布局規(guī)劃器(Timing Closure Floorplan)
4.4.1 使用Timing Closure Floorplan分析設(shè)計
4.4.2 使用Timing Closure Floorplan優(yōu)化設(shè)計
4.5 Chip Editor底層編輯器
4.5.1 Chip Editor功能簡介
4.5.2 使用Chip Editor的設(shè)計流程
4.5.3 Chip Editor視圖
4.5.4 資源特性編輯器
4.5.5 Chip Editor一般應(yīng)用
4.6 時鐘管理
4.6.1 時序問題
4.6.2 鎖相環(huán)應(yīng)用
4.7 片外高速存儲器
4.8 時序約束與時序分析
4.9 設(shè)計優(yōu)化
第5章 odelSim SE的基本應(yīng)用
第二部分 Nios II理論基礎(chǔ)
第6章 Nios II 處理器
第7章 Avalon總線規(guī)范
第8章 Nios II系統(tǒng)開發(fā)設(shè)計基礎(chǔ)
第9章 Nios II系統(tǒng)設(shè)計基礎(chǔ)開發(fā)實例初級篇
第10章 Nios II系統(tǒng)設(shè)計綜合提高實例中級篇
第11章 基于嵌入式操作系統(tǒng)的Nios II系統(tǒng)設(shè)計與應(yīng)用高級篇
參考文獻