電子設(shè)計(jì)自動(dòng)化(第二版)/“十三五”普通高等教育本科規(guī)劃教材
定 價(jià):49 元
叢書(shū)名:“十三五”普通高等教育本科規(guī)劃教材
- 作者:胡正偉,謝志遠(yuǎn),范寒柏,王巖 編
- 出版時(shí)間:2019/9/1
- ISBN:9787519834159
- 出 版 社:中國(guó)電力出版社
- 中圖法分類:TN702
- 頁(yè)碼:291
- 紙張:膠版紙
- 版次:2
- 開(kāi)本:16開(kāi)
《電子設(shè)計(jì)自動(dòng)化(第二版)/“十三五”普通高等教育本科規(guī)劃教材》圍繞實(shí)現(xiàn)電子設(shè)計(jì)自動(dòng)化技術(shù)的物理載體、設(shè)計(jì)輸入、EDA工具三個(gè)基本要素介紹了半導(dǎo)體存儲(chǔ)器和可編程邏輯器件、硬件描述語(yǔ)言VHDL和QuartusⅡ軟件、Modelsim軟件的使用。該書(shū)敘述由淺人深,且通過(guò)大量具體實(shí)例進(jìn)行介紹,易于記憶和掌握。該書(shū)主要內(nèi)容包括半導(dǎo)體存儲(chǔ)器與可編程邏輯器件,數(shù)字系統(tǒng),VHDH初步設(shè)計(jì)、結(jié)構(gòu)、詞法、基本描述語(yǔ)句等,組合邏輯電路和時(shí)序邏輯電路VHDL設(shè)計(jì),VHDL測(cè)試平臺(tái),以及復(fù)雜系統(tǒng)的模塊化設(shè)計(jì)等。該書(shū)最后一章給出了12個(gè)上機(jī)實(shí)驗(yàn),以供讀者進(jìn)行實(shí)際設(shè)計(jì)、加深理論知識(shí)學(xué)習(xí)使用。該書(shū)配有習(xí)題、上機(jī)實(shí)驗(yàn)參考答案,可通過(guò)掃描書(shū)中二維碼獲得。
該書(shū)既可作為相關(guān)院校電子科學(xué)與技術(shù)本科專業(yè)及相關(guān)專業(yè)的教材,也可作為電子設(shè)計(jì)自動(dòng)化相關(guān)人員的參考書(shū)。
FPGA在現(xiàn)代電子系統(tǒng)設(shè)計(jì)中扮演越來(lái)越重要的角色,特別是在近幾年飛速發(fā)展的人工智能、機(jī)器學(xué)習(xí)、硬件加速等領(lǐng)域。與傳統(tǒng)的GPU實(shí)現(xiàn)方式相比,F(xiàn)PGA具有較好的能效比,可以實(shí)現(xiàn)低功耗和低時(shí)延,具有廣闊的發(fā)展空間!峨娮釉O(shè)計(jì)自動(dòng)化(第二版)》-書(shū)作為介紹FPGA基礎(chǔ)知識(shí)、設(shè)計(jì)方法、開(kāi)發(fā)流程的教材,可為今后從事相關(guān)領(lǐng)域工作的讀者奠定堅(jiān)實(shí)的基礎(chǔ)。
本次再版主要修訂、完善了如下內(nèi)容:
(1)為了讓讀者盡快掌握課程相關(guān)內(nèi)容,通過(guò)電子版的形式給出了習(xí)題和上機(jī)實(shí)驗(yàn)的參考答案,讀者可以通過(guò)掃描書(shū)中二維碼獲得相關(guān)資源。
。2)第一版中存在一些錯(cuò)誤內(nèi)容和不完善的細(xì)節(jié)問(wèn)題,在第二版中對(duì)這些問(wèn)題進(jìn)行了修正和完善,并刪除了一些重復(fù)的內(nèi)容。
。3)本書(shū)第一版在2014年9月第一次出版,在此期間FPGA業(yè)界發(fā)生了一起重大的收購(gòu)事件,由于本教材涉及Altera的EDA工具和芯片,因此有必要將該事件在書(shū)中進(jìn)行聲明。
感謝使用本教材的相關(guān)院校老師以及中國(guó)電力出版社給予的支持和幫助!
限于作者水平,書(shū)中難免存在錯(cuò)誤和不足,歡迎讀者提出寶貴的意見(jiàn)和建議,教材的不斷完善離不開(kāi)您的寶貴意見(jiàn)和建議,請(qǐng)將意見(jiàn)和建議發(fā)送至郵箱hzwwizard@hotmail. com,
前言
第一版前言
第1章 概述
1.1 電子設(shè)計(jì)自動(dòng)化簡(jiǎn)介
1.2 硬件描述語(yǔ)言簡(jiǎn)介
1.3 HDL相關(guān)EDA軟件簡(jiǎn)介
習(xí)題1
第2章 半導(dǎo)體存儲(chǔ)器與可編程邏輯器件
2.1 半導(dǎo)體存儲(chǔ)器
2.2 可編程邏輯器件簡(jiǎn)介
習(xí)題2
第3章 數(shù)字系統(tǒng)
3.1 數(shù)字系統(tǒng)組成
3.2 數(shù)字系統(tǒng)設(shè)計(jì)方法
3.3 數(shù)字系統(tǒng)實(shí)現(xiàn)方式
3.4 基于PLD的數(shù)字系統(tǒng)設(shè)計(jì)流程
習(xí)題3
第4章 VHDL設(shè)計(jì)初步
4.1 1位半加器的VHDL設(shè)計(jì)
4.2 1位半加器的VHDL仿真
4.3 VHDL的特點(diǎn)
習(xí)題4
第5章 VHDL結(jié)構(gòu)
5.1 實(shí)體(ENTITY)
5.2 構(gòu)造體( ARCHITECTURE)
5.3 庫(kù)( LIBRARY)
5.4 包集合( PACKAGE)
5.5 配置
習(xí)題5
第6章 VHDL詞法
6.1 VHDL基本常識(shí)
6.2 VHDL標(biāo)示符
6.3 VHDL數(shù)據(jù)類型
6.4 VHDL數(shù)據(jù)對(duì)象
6.5 VHDL運(yùn)算符
習(xí)題6
第7章 VHDL基本描述語(yǔ)句
7.1 順序描述語(yǔ)句
7.2 并發(fā)描述語(yǔ)句
7.3 順并描述語(yǔ)句
7.4 并發(fā)描述語(yǔ)句的多驅(qū)動(dòng)問(wèn)題
7.5 屬性描述語(yǔ)句
習(xí)題7
第8章 組合邏輯電路VHDL設(shè)計(jì)
8.1 基本邏輯門電路
8.2 編碼器
8.3 譯碼器
8.4 數(shù)據(jù)選擇器
8.5 數(shù)據(jù)比較器
8.6 算術(shù)運(yùn)算電路
習(xí)題8
第9章 時(shí)序邏輯電路VHDL設(shè)計(jì)
9.1 時(shí)鐘信號(hào)及復(fù)位方式
9.2 基本觸發(fā)器
9.3 寄存器
9.4 計(jì)數(shù)器
9.5 分頻器
9.6 存儲(chǔ)器
9.7 有限狀態(tài)機(jī)
習(xí)題9
第10章 VHDL測(cè)試平臺(tái)
10.1 測(cè)試平臺(tái)的作用與功能
10.2 代碼生成激勵(lì)信號(hào)的測(cè)試平臺(tái)
……
第11章 復(fù)雜系統(tǒng)的模塊化設(shè)計(jì)
第12章 上機(jī)實(shí)驗(yàn)
附錄A QuartusⅡ軟件簡(jiǎn)介
附錄B Modelsim 軟件簡(jiǎn)介
參考文獻(xiàn)