本書共分為7章,包括模擬電子技術(shù)、數(shù)字電子技術(shù)和綜合實踐應(yīng)用拓展三大部分。其一為模擬電子技術(shù)部分,包含半導體器件、基本放大電路、功率放大和場效應(yīng)管放大電路、集成運算放大器和反饋等內(nèi)容;其二為數(shù)字電子技術(shù)部分,包括基本邏輯門電路和組合邏輯電路、觸發(fā)器和時序邏輯電路等內(nèi)容;其三為綜合實踐應(yīng)用拓展部分。
在本書的編寫過程中,充分考慮了高職高專院校和應(yīng)用型本科院校的教學要求,以及這些學校的學生學習特點,兼顧理論與實踐。本書適合作為高職高專院校機電相關(guān)專業(yè)、應(yīng)用型本科院校非電專業(yè)電子技術(shù)課程教材,也可以作為廣大工程技術(shù)人員自學用書。
前言
第1章半導體器件
教學導航
1.1PN結(jié)的形成
1.1.1本征半導體
1.1.2雜質(zhì)半導體
1.1.3PN結(jié)及其特性
1.2二極管
1.2.1二極管的類型、結(jié)構(gòu)及符號
1.2.2二極管的伏安特性曲線
1.2.3二極管的主要參數(shù)
1.2.4二極管的應(yīng)用
1.2.5穩(wěn)壓二極管和其他特殊二極管簡介
1.3晶體管
1.3.1晶體管的基本結(jié)構(gòu)
1.3.2晶體管電流放大作用
1.3.3晶體管的特性曲線
1.3.4晶體管的主要參數(shù)
1.4實驗
1.4.1實驗1常用電子儀器的使用
1.4.2實驗2二極管性能測試與識別
1.4.3實驗3晶體管性能測試與識別
1.5思考與練習
第2章基本放大電路
教學導航
2.1放大電路的概述
2.2共發(fā)射極基本放大電路
2.2.1共發(fā)射極放大電路的組成
2.2.2放大電路中符號規(guī)定
2.2.3共發(fā)射極放大電路的靜態(tài)分析
2.2.4共發(fā)射極放大電路的動態(tài)分析
2.2.5放大電路的非線性失真
2.3分壓式固定偏置放大電路
2.3.1分壓式固定偏置放大電路的基本組成
2.3.2分壓式固定偏置放大電路靜態(tài)工作點的穩(wěn)定
2.3.3分壓式固定偏置放大電路的分析
2.4共集電極放大電路和共基極放大電路
2.4.1共集電極放大電路
2.4.2共基極放大電路
2.5多級放大電路
2.5.1多級放大電路的耦合方法
2.5.2多級放大電路的分析
2.6實驗
2.6.1實驗1晶體管共射極單管放大電路靜態(tài)工作點和放大倍數(shù)的測量
2.6.2實驗2晶體管共射極單管放大電路波形失真及輸入電阻和輸出電阻的測試
2.7思考與練習
第3章功率放大和場效應(yīng)管放大電路
教學導航
3.1功率放大電路
3.1.1功率放大電路的要求
3.1.2功率放大電路的分類
3.1.3雙電源互補對稱功率放大電路
3.1.4單電源互補對稱功率放大電路
3.2絕緣柵場效應(yīng)晶體管
3.2.1絕緣柵場效應(yīng)晶體管的結(jié)構(gòu)
3.2.2絕緣柵場效應(yīng)晶體管工作原理
3.2.3絕緣柵場效應(yīng)晶體管主要參數(shù)
3.2.4絕緣柵場效應(yīng)晶體管特點和注意事項
3.3場效應(yīng)管放大電路
3.3.1場效應(yīng)管放大電路的三種接法
3.3.2場效應(yīng)管放大電路靜態(tài)分析
3.3.3場效應(yīng)管放大電路動態(tài)分析
3.4思考與練習
第4章集成運算放大器和反饋
教學導航
4.1差動放大電路
4.1.1差動放大電路的結(jié)構(gòu)
4.1.2雙端輸入雙端輸出差動放大電路的靜態(tài)分析
4.1.3雙端輸入雙端輸出差動放大電路的動態(tài)分析
4.1.4差動放大電路其他輸入方式的動態(tài)分析
4.2集成運算放大器簡介
4.2.1集成運算放大器的基本結(jié)構(gòu)
4.2.2集成運算放大器的主要參數(shù)
4.2.3理想集成運算放大器的特性
4.3集成運算放大器的線性應(yīng)用
4.3.1集成運算放大器的比例運算電路
4.3.2集成運算放大器的加法運算電路
4.3.3集成運算放大器的減法運算電路
4.3.4集成運算放大器的積分和微分運算電路
4.4集成運算放大器構(gòu)成的比較電路
4.4.1電壓比較器與過零比較器
4.4.2滯回比較器
4.5反饋的基本概念
4.5.1反饋的定義
4.5.2反饋的分類
4.6負反饋的類型及其判別方法
4.7負反饋對放大器性能的影響
4.8實驗
4.8.1實驗1集成放大器線性運算電路的測試與分析
4.8.2實驗2負反饋放大電路的分析與測試
4.9思考與練習
第5章基本邏輯門電路和組合邏輯電路
教學導航
5.1數(shù)字電路概述
5.1.1數(shù)字電路及其特點
5.1.2數(shù)制及變換
5.1.3脈沖波形
5.2基本邏輯關(guān)系和邏輯門電路
5.2.1基本邏輯門電路
5.2.2基本邏輯門電路的組合
5.2.3集成門電路簡介
5.3邏輯代數(shù)及其應(yīng)用
5.3.1邏輯代數(shù)的運算規(guī)則
5.3.2邏輯函數(shù)的公式化簡法
5.3.3邏輯函數(shù)的卡諾圖化簡法
5.4組合邏輯電路的分析和設(shè)計
5.4.1組合邏輯電路的概述
5.4.2組合邏輯電路的分析方法
5.4.3組合邏輯電路的設(shè)計應(yīng)用實例
5.5典型的集成組合邏輯電路
5.5.1加法器
5.5.2編碼器
5.5.3譯碼器及數(shù)字顯示電路
5.5.4數(shù)據(jù)選擇器
5.5.5數(shù)據(jù)分配器
5.6實驗
5.6.1實驗1不同形式邏輯表達式轉(zhuǎn)換的測試
5.6.2實驗2半加器電路邏輯功能測試
5.6.3實驗3組合邏輯電路的設(shè)計與測試
5.7思考與練習
第6章觸發(fā)器和時序邏輯電路
教學導航
6.1觸發(fā)器
6.1.1RS觸發(fā)器
6.1.2邊沿JK觸發(fā)器
6.1.3D觸發(fā)器
6.1.4觸發(fā)器邏輯功能的轉(zhuǎn)換
6.2時序邏輯電路的分析
6.3寄存器
6.3.1數(shù)據(jù)寄存器
6.3.2移位寄存器
6.4計數(shù)器
6.4.1二進制計數(shù)器
6.4.2十進制計數(shù)器
6.4.3任意進制計數(shù)器的設(shè)計與實現(xiàn)
6.5555集成定時器
6.5.1555集成定時器的工作原理
6.5.2555集成定時器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器
6.5.3555集成定時器構(gòu)成的多諧振蕩器
6.5.4555集成定時器構(gòu)成的施密特觸發(fā)器
6.6實驗
6.6.1實驗1觸發(fā)器邏輯功能的測試
6.6.2實驗2計數(shù)器的測試與應(yīng)用
6.6.3實驗3時序邏輯電路的分析與測試
6.7思考與練習
第7章綜合實踐應(yīng)用拓展
教學導航
7.1綜合實踐1鋸齒波發(fā)生器的組裝與測試
7.1.1實踐要求
7.1.2鋸齒波發(fā)生器工作原理
7.1.3鋸齒波發(fā)生器安裝調(diào)試步驟及實測波形記錄
7.1.4知識拓展鋸齒波發(fā)生器故障排除
7.2綜合實踐2單脈沖控制移位寄存器構(gòu)成的環(huán)形計數(shù)器組裝與調(diào)試
7.2.1實踐要求
7.2.2各單元電路的工作原理
7.2.3移位寄存器控制安裝調(diào)試步驟及實測波形記錄
7.2.4知識拓展兩片CC40194實現(xiàn)數(shù)據(jù)串行/并行轉(zhuǎn)換
7.3綜合實踐3脈沖順序控制器的組裝與調(diào)試
7.3.1實踐要求
7.3.2各單元電路的工作原理
7.3.3脈沖順序控制電路安裝調(diào)試步驟及實測波形記錄
參考文獻