CPLD/FPGA設(shè)計(jì)與應(yīng)用基礎(chǔ)教程:從Verilog HDL到SystemVerilog
定 價(jià):79 元
叢書名:普通高!笆濉币(guī)劃教材
- 作者:郭利文,鄧月明 著
- 出版時(shí)間:2019/8/1
- ISBN:9787512429918
- 出 版 社:北京航空航天大學(xué)出版社
- 中圖法分類:TP332.1
- 頁(yè)碼:403
- 紙張:膠版紙
- 版次:1
- 開本:16開
《CPLD/FPGA設(shè)計(jì)與應(yīng)用基礎(chǔ)教程:從Verilog HDL到SystemVerilog》涵蓋了Verilog HDL和SystemVerilog設(shè)計(jì)、仿真及驗(yàn)證所需的理論知識(shí)點(diǎn),同時(shí)涵蓋了時(shí)序約束等與CPLD/FPGA設(shè)計(jì)相關(guān)的重要知識(shí)點(diǎn)。從Verilog HDL基礎(chǔ)語(yǔ)法出發(fā),逐漸過(guò)渡到Sys-temVerilog!禖PLD/FPGA設(shè)計(jì)與應(yīng)用基礎(chǔ)教程:從Verilog HDL到SystemVerilog》包含了Verilog HDL和SystemVerilog基礎(chǔ)語(yǔ)法及新進(jìn)展,所涉及的實(shí)例均在實(shí)際中應(yīng)用過(guò),所涉及的各類CPLD/FPGA平臺(tái)均為目前全球主流的CPLD/FPGA開發(fā)平臺(tái)。
《CPLD/FPGA設(shè)計(jì)與應(yīng)用基礎(chǔ)教程:從Verilog HDL到SystemVerilog》既可作為高年級(jí)本科生或研究生的CPLD/FPGA教材,又可作為從事CPLD/FPGA項(xiàng)目開發(fā)實(shí)踐的工程技術(shù)人員的參考書。
2006年,自Google首席執(zhí)行官埃里克·施密特在搜索引擎大會(huì)上首次提出“云計(jì)算”的概念以來(lái),過(guò)去十來(lái)年圍繞云計(jì)算、大數(shù)據(jù)等方面的科技與研究迅速發(fā)展,日新月異。特別是2016年Alphago第一次戰(zhàn)勝了人類頂尖圍棋棋手后,基于云計(jì)算、大數(shù)據(jù)而衍生出來(lái)的人工智能又達(dá)到了一個(gè)新的起點(diǎn)。過(guò)去三年,全球的科技界以云計(jì)算、大數(shù)據(jù)、人工智能以及互聯(lián)網(wǎng)科技為核心,重新對(duì)過(guò)去進(jìn)行總結(jié),對(duì)未來(lái)進(jìn)行布局,尤其是半導(dǎo)體行業(yè),更是發(fā)生了翻天覆地的變化-2015年,ADI收購(gòu)Line-ar;西部數(shù)據(jù)收購(gòu)Sandisk;收購(gòu)了LSI和PLX公司的安華高收購(gòu)Broadcom后,華麗變身為新Broadcom公司。2016年,高通收購(gòu)NXP,軟銀收購(gòu)ARM,Intel收購(gòu)Al-tera; 2017年,Intel收購(gòu)Mobileye,東芝芯片業(yè)務(wù)出售,Broadcom收購(gòu)Brocade,Marvell收購(gòu)Carvium。2018年收購(gòu)了Actel公司和PMC公司后的Microsemi被Microchip收購(gòu),而高通并購(gòu)NXP失敗……。各種大型跨國(guó)、跨行業(yè)、跨領(lǐng)域的半導(dǎo)體并購(gòu)案層出不窮,不僅涉及數(shù)字器件領(lǐng)域,也涉及模擬器件領(lǐng)域;不僅涉及科技公司本身,還涉及各類大型金融財(cái)團(tuán);不僅有大魚吃小魚的并購(gòu),還有蛇吞象的重組;不僅有對(duì)本行業(yè)的兼并,還有跨領(lǐng)域的轉(zhuǎn)型……。隨著人工智能、大數(shù)據(jù)和云計(jì)算的迅速發(fā)展,需要大量的計(jì)算能力和資源,因此,具有超強(qiáng)計(jì)算天賦的CPLD/FPGA迅猛發(fā)展,它們出現(xiàn)在各類數(shù)據(jù)中心和HPC的基礎(chǔ)架構(gòu)中,并承擔(dān)著核心的計(jì)算任務(wù)。
本書基于此時(shí)代背景,結(jié)合當(dāng)前主流的CPLD/FPGA設(shè)計(jì)理念,根據(jù)作者多年的實(shí)踐經(jīng)驗(yàn),系統(tǒng)比較了目前最為流行的Verilog HDL和SystemVerilog的語(yǔ)法特點(diǎn),從基礎(chǔ)的語(yǔ)法結(jié)構(gòu)入門到簡(jiǎn)單程序設(shè)計(jì),從有限狀態(tài)機(jī)到接口,從設(shè)計(jì)到仿真,從斷言到功能覆蓋,從功能到時(shí)序,一一涵蓋,系統(tǒng)地對(duì)Verilog HDL和SystemVeril-og語(yǔ)法應(yīng)用進(jìn)行了詳細(xì)探討。全書實(shí)例豐富,圖文并茂,由淺人深,詳細(xì)地介紹了CPLD/FPGA的設(shè)計(jì)與應(yīng)用。
全書分為四大部分,共11章。第一部分是第1章,重點(diǎn)介紹CPLD/FPGA的基本概念,包括發(fā)展歷程、硬件架構(gòu)及基本原理,并簡(jiǎn)單介紹CPLD/FPGA的設(shè)計(jì)理念、設(shè)計(jì)語(yǔ)言及驗(yàn)證流程等。第二部分涵蓋第2~5章,主要介紹傳統(tǒng)的Verilog HDL的語(yǔ)法邏輯,其中第2章重點(diǎn)介紹Verilog HDL語(yǔ)言的語(yǔ)法基礎(chǔ)及相關(guān)應(yīng)用,包括模塊與端口的定義、注釋、時(shí)延以及三種抽象層級(jí)不同的描述:數(shù)據(jù)流描述、行為級(jí)描述和結(jié)構(gòu)化描述等。第3章主要介紹Verilog HDL語(yǔ)法的基本要素,包括標(biāo)識(shí)符、數(shù)據(jù)類型、數(shù)值集合、關(guān)鍵詞、參數(shù)、表達(dá)式及編譯程序指令等。第4章主要介紹Verilog HDL語(yǔ)法中的語(yǔ)句塊、高級(jí)程序設(shè)計(jì)語(yǔ)句、模塊的參數(shù)描述、任務(wù)及函數(shù)等高階描述。第5章重點(diǎn)介紹Verilog HDL語(yǔ)言中的任務(wù)及函數(shù)。第三部分包括第6、7、9、10章和第11章,重點(diǎn)介紹SystemVerilog的基礎(chǔ)語(yǔ)法,以及如何進(jìn)行設(shè)計(jì)、仿真、斷言及功能覆蓋等。其中,第6章重點(diǎn)介紹SystemVerilog之有別于Verilog 狀態(tài)機(jī)的基本概念、算法描述、基本語(yǔ)法要素、狀態(tài)初始化與編碼、Full Case與Par-allel Case及有限狀態(tài)機(jī)的描述等。第9章主要講述在基于時(shí)鐘的硬件設(shè)計(jì)世界里,如何通過(guò)硬件線程以及線程與線程之間的接口進(jìn)行SystemVeirilog設(shè)計(jì),同時(shí)重點(diǎn)介紹SystemVerilog的新類型interface及新結(jié)構(gòu)體modport。第10章主要就Sys-temVerilog特有的仿真特性進(jìn)行具體詳細(xì)的介紹,并重點(diǎn)介紹SystemVerilog的類、隨機(jī)化及并行線程的使用。第11章主要講述SystemVerilog語(yǔ)言最為重要的兩個(gè)驗(yàn)證性能:斷言與功能覆蓋,并分別詳細(xì)介紹斷言和功能覆蓋,包括斷言的種類、斷言的構(gòu)成、序列與屬性的特點(diǎn)等,同時(shí)全面講述功能覆蓋的組合、特點(diǎn)以及如何進(jìn)行覆蓋率分析等。第四部分是第8章,主要就同步數(shù)字電路時(shí)序分析與優(yōu)化方面進(jìn)行重點(diǎn)討論,包括同步數(shù)字電路的基本概念、D觸發(fā)器的工作原理、亞穩(wěn)態(tài)的產(chǎn)生原理,以及同步寄存器、同步數(shù)字系統(tǒng)的時(shí)序約束、時(shí)鐘的概念、10時(shí)序分析、時(shí)序例外、PLL及如何進(jìn)行時(shí)序優(yōu)化。
第1章 概述
1.1 CPLD/FPGA發(fā)展演變
1.2 乘積項(xiàng)結(jié)構(gòu)的基本原理
1.3 查找表結(jié)構(gòu)的基本原理
1.4 Virtex UltraScale+系列FPGA簡(jiǎn)介
1.5 CPLD/FPGA設(shè)計(jì)與驗(yàn)證流程
1.5.1 系統(tǒng)級(jí)功能定義與模塊劃分
1.5.2 寄存器傳輸級(jí)與門級(jí)描述
1.5.3 系統(tǒng)綜合編譯
1..5.4 布局規(guī)劃與布線
1.5.5 仿真
1.5.6 程序設(shè)計(jì)下載配置
1.5.7 測(cè)試與驗(yàn)證
1.6 CPLD/FPGA開發(fā)平臺(tái)簡(jiǎn)介
1.7 硬件描述語(yǔ)言的介紹
1.8 硬件語(yǔ)言與軟件語(yǔ)言的區(qū)別
本章小結(jié)
思考與練習(xí)
第2章 Verilog HDL入門指南
2.1 模塊
2.2 模塊端口及聲明
2.3 注釋
2.4 數(shù)據(jù)流描述
2.4.1 連續(xù)賦值語(yǔ)句
2.4.2 時(shí)延
2.5 行為級(jí)描述
2.5.1 initial語(yǔ)句
2.5.2 always語(yǔ)句
2.5.3 時(shí)序控制
2.6 結(jié)構(gòu)化描述
2.6.1 門級(jí)建模及描述
2.6.2 用戶定義原語(yǔ)(UDP)
2.6.3 模塊例化
2.7 混合描述
本章小結(jié)
思考與練習(xí)
第3章 Verilog HDL語(yǔ)法要素
3.1 標(biāo)識(shí)符
3.2 數(shù)值集合
3.2.1 數(shù)字
3.2.2 字符串
3.2.3 參數(shù)
3.3 數(shù)據(jù)類型
3.3.1 線網(wǎng)類型
3.3.2 變量類型
3.4 數(shù)組
3.5 內(nèi)建門級(jí)原語(yǔ)
3.6 操作數(shù)
3.6.1 常數(shù)、參數(shù)、線網(wǎng)與變量
3.6.2 位選擇及部分位選
3.6.3 存儲(chǔ)單元
3.6.4 功能調(diào)用
3.7 操作符
3.7.1 算術(shù)操作符
3.7.2 關(guān)系操作符
3.7.3 相等操作符
3.7.4 邏輯操作符
3.7.5 按位操作符
3.7.6 縮減操作符
……
第4章 Verilog HDL語(yǔ)法進(jìn)階描述
第5章 任務(wù)及函數(shù)
第6章 SystemVerilog基礎(chǔ)語(yǔ)法
第7章 有限狀態(tài)機(jī)設(shè)計(jì)
第8章 同步數(shù)字電路與時(shí)序分析
第9章 硬件線程與接口
第10章 SystemVerilog仿真基礎(chǔ)
第11章 斷言與功能覆蓋
參考文獻(xiàn)