數(shù)字邏輯電路與系統(tǒng)設(shè)計(jì)(第3版)
定 價(jià):55.9 元
- 作者:蔣立平
- 出版時(shí)間:2019/1/1
- ISBN:9787121352218
- 出 版 社:電子工業(yè)出版社
- 中圖法分類:TN790.2
- 頁碼:320
- 紙張:
- 版次:01
- 開本:16K
本書為“十二五”普通高等教育本科國家級(jí)規(guī)劃教材。本教材系統(tǒng)地介紹了數(shù)字邏輯電路的基本概念、基本理論、基本方法,以及常用數(shù)字邏輯部件的功能和應(yīng)用。主要內(nèi)容包括:數(shù)字邏輯基礎(chǔ)、邏輯門電路、組合邏輯電路、常用組合邏輯功能器件、時(shí)序邏輯電路、常用時(shí)序邏輯功能器件、半導(dǎo)體存儲(chǔ)器和可編程邏輯器件、脈沖信號(hào)的產(chǎn)生與整形、數(shù)模和模數(shù)轉(zhuǎn)換。本教材將硬件描述語言的介紹滲透于各個(gè)章節(jié)。本教材理論聯(lián)系實(shí)際、循序漸進(jìn)、便于教學(xué)。全書敘述簡(jiǎn)明,概念清楚;知識(shí)結(jié)構(gòu)合理,重點(diǎn)突出;深入淺出,通俗易懂,圖文并茂;例題、習(xí)題豐富,各章還配有復(fù)習(xí)思考題。本教材可供高等學(xué)校電氣信息類專業(yè)的本科生和研究生使用,也可供有關(guān)專業(yè)技術(shù)人員參考。
蔣立平,南京理工大學(xué)電光學(xué)院教授,主講《數(shù)字邏輯電路》等課程,國家精品資源共享課程負(fù)責(zé)人,主編普通高等教育“十二五”國家級(jí)規(guī)劃教材。
目 錄
緒論 (1)
第1章 數(shù)字邏輯基礎(chǔ) (3)
1.1 數(shù)制與數(shù)制轉(zhuǎn)換 (3)
1.1.1 十進(jìn)制 (3)
1.1.2 二進(jìn)制 (4)
1.1.3 十六進(jìn)制和八進(jìn)制 (4)
1.1.4 二進(jìn)制數(shù)與十進(jìn)制數(shù)之間的轉(zhuǎn)換 (4)
1.1.5 二進(jìn)制數(shù)與十六進(jìn)制數(shù)及八進(jìn)制數(shù)之間的轉(zhuǎn)換 (7)
1.2 幾種簡(jiǎn)單的編碼 (7)
1.2.1 二-十進(jìn)制碼(BCD碼) (8)
1.2.2 格雷碼 (9)
1.2.3 奇偶校驗(yàn)碼 (10)
1.2.4 字符數(shù)字碼 (10)
1.3 算術(shù)運(yùn)算 (11)
1.4 邏輯代數(shù)中的邏輯運(yùn)算 (13)
1.4.1 基本邏輯運(yùn)算 (13)
1.4.2 復(fù)合邏輯運(yùn)算 (16)
1.4.3 正邏輯與負(fù)邏輯 (17)
1.5 邏輯代數(shù)的基本定律和規(guī)則 (19)
1.6 邏輯函數(shù)的標(biāo)準(zhǔn)形式 (22)
1.6.1 常用的邏輯函數(shù)式 (22)
1.6.2 函數(shù)的與或式和或與式 (22)
1.6.3 最小項(xiàng)和最大項(xiàng) (23)
1.6.4 邏輯函數(shù)的標(biāo)準(zhǔn)與或式和標(biāo)準(zhǔn)或與式 (26)
1.7 邏輯函數(shù)式與真值表 (27)
1.8 邏輯函數(shù)的化簡(jiǎn) (28)
1.8.1 公式化簡(jiǎn)法 (29)
1.8.2 卡諾圖化簡(jiǎn)法 (30)
1.8.3 不完全確定的邏輯函數(shù)及其化簡(jiǎn) (35)
1.8.4 邏輯函數(shù)式化簡(jiǎn)為其他形式 (37)
1.8.5 奎恩-麥克拉斯基化簡(jiǎn)法 (38)
1.8.6 多輸出邏輯函數(shù)的化簡(jiǎn) (39)
復(fù)習(xí)思考題 (41)
習(xí)題 (42)
第2章 邏輯門電路 (44)
2.1 晶體管的開關(guān)特性 (44)
2.2 分立元件門電路 (46)
2.3 TTL門電路 (48)
2.3.1 TTL與非門的電路結(jié)構(gòu) (48)
2.3.2 TTL與非門的電壓傳輸特性 (50)
2.3.3 TTL與非門靜態(tài)輸入特性與輸出特性 (51)
2.3.4 TTL與非門的動(dòng)態(tài)特性 (54)
2.3.5 其他類型的TTL門電路 (54)
2.3.6 TTL數(shù)字集成電路 (58)
2.4 其他類型雙極型數(shù)字集成電路 (60)
2.4.1 ECL門電路 (61)
2.4.2 I2L電路 (63)
2.5 CMOS門電路 (64)
2.5.1 CMOS反相器的電路結(jié)構(gòu) (64)
2.5.2 CMOS反相器的電壓傳輸特性和電流傳輸特性 (64)
2.5.3 CMOS反相器的靜態(tài)輸入特性和輸出特性 (65)
2.5.4 CMOS反相器的動(dòng)態(tài)特性 (67)
2.5.5 其他類型的CMOS門電路 (68)
2.5.6 CMOS數(shù)字集成電路 (70)
2.5.7 CMOS集成電路的主要特點(diǎn)和使用注意事項(xiàng) (71)
2.6 其他類型的MOS數(shù)字集成電路 (72)
2.6.1 PMOS門電路 (72)
2.6.2 NMOS門電路 (73)
2.6.3 E2CMOS電路 (74)
2.7 Bi-CMOS電路 (74)
2.8 TTL與CMOS電路的接口 (75)
復(fù)習(xí)思考題 (76)
習(xí)題 (76)
第3章 組合邏輯電路 (80)
3.1 概述 (80)
3.2 組合邏輯電路的分析 (81)
3.3 組合邏輯電路的設(shè)計(jì) (82)
3.4 組合邏輯電路中的冒險(xiǎn) (83)
3.4.1 功能冒險(xiǎn)與消除方法 (84)
3.4.2 邏輯冒險(xiǎn)與消除方法 (85)
3.5 可編程邏輯器件和VHDL概述 (87)
3.5.1 VHDL基本結(jié)構(gòu) (87)
3.5.2 VHDL中的中間信號(hào) (89)
3.5.3 VHDL描述邏輯電路的進(jìn)程形式 (90)
復(fù)習(xí)思考題 (92)
習(xí)題 (93)
第4章 常用組合邏輯功能器件 (95)
4.1 自頂向下的模塊化設(shè)計(jì)方法 (95)
4.2 編碼器 (97)
4.2.1 二進(jìn)制編碼器 (97)
4.2.2 二-十進(jìn)制編碼器 (98)
4.2.3 通用編碼器集成電路 (98)
4.2.4 編碼器應(yīng)用舉例 (101)
4.2.5 編碼器的VHDL描述 (101)
4.3 譯碼器/數(shù)據(jù)分配器 (103)
4.3.1 二進(jìn)制譯碼器 (103)
4.3.2 二-十進(jìn)制譯碼器 (105)
4.3.3 通用譯碼器集成電路 (106)
4.3.4 數(shù)據(jù)分配器 (107)
4.3.5 顯示譯碼器 (107)
4.3.6 譯碼器應(yīng)用舉例 (112)
4.3.7 譯碼器的VHDL描述 (113)
4.4 數(shù)據(jù)選擇器 (115)
4.4.1 數(shù)據(jù)選擇器的電路結(jié)構(gòu) (115)
4.4.2 通用數(shù)據(jù)選擇器集成電路 (116)
4.4.3 數(shù)據(jù)選擇器應(yīng)用舉例 (118)
4.4.4 數(shù)據(jù)選擇器的VHDL描述 (120)
4.5 算術(shù)運(yùn)算電路 (121)
4.5.1 基本加法器 (121)
4.5.2 高速加法器 (123)
4.5.3 通用加法器集成電路 (124)
4.5.4 加法器應(yīng)用舉例 (125)
4.5.5 加法器電路的VHDL描述 (127)
4.6 數(shù)值比較器 (129)
4.7 代碼轉(zhuǎn)換器 (132)
4.7.1 BCD-二進(jìn)制碼轉(zhuǎn)換器 (132)
4.7.2 通用BCD-二進(jìn)制和二進(jìn)制-BCD碼轉(zhuǎn)換器集成電路 (133)
4.7.3 代碼轉(zhuǎn)換電路的VHDL描述 (134)
4.8 數(shù)字系統(tǒng)設(shè)計(jì)舉例——算術(shù)邏輯單元 (135)
復(fù)習(xí)思考題 (139)
習(xí)題 (139)
第5章 時(shí)序邏輯電路 (143)
5.1 概述 (143)
5.2 鎖存器 (145)
5.2.1 普通鎖存器 (145)
5.2.2 門控鎖存器 (147)
5.3 觸發(fā)器 (150)
5.3.1 主從觸發(fā)器 (150)
5.3.2 邊沿觸發(fā)器 (154)
5.4 觸發(fā)器使用中的幾個(gè)問題 (157)
5.4.1 觸發(fā)器邏輯功能的轉(zhuǎn)換 (157)
5.4.2 觸發(fā)器的脈沖工作特性 (160)
5.4.3 觸發(fā)器的合理選用及使用注意事項(xiàng) (162)
5.5 觸發(fā)器應(yīng)用舉例 (163)
5.6 時(shí)序邏輯電路的分析與設(shè)計(jì) (165)
5.6.1 同步時(shí)序邏輯電路的分析 (165)
5.6.2 異步時(shí)序邏輯電路的分析 (167)
5.6.3 同步時(shí)序邏輯電路的設(shè)計(jì) (171)
5.6.4 有限狀態(tài)機(jī)的VHDL描述 (175)
5.7 時(shí)序邏輯電路中的冒險(xiǎn) (179)
5.7.1 異步時(shí)序邏輯電路中的冒險(xiǎn) (179)
5.7.2 同步時(shí)序邏輯電路中的冒險(xiǎn) (180)
5.7.3 消除時(shí)序邏輯電路冒險(xiǎn)的方法 (181)
復(fù)習(xí)思考題 (181)
習(xí)題 (182)
第6章 常用時(shí)序邏輯功能器件 (188)
6.1 計(jì)數(shù)器 (188)
6.1.1 異步計(jì)數(shù)器 (188)
6.1.2 同步計(jì)數(shù)器 (193)
6.1.3 計(jì)數(shù)器應(yīng)用 (204)
6.1.4 計(jì)數(shù)器的VHDL描述 (205)
6.2 寄存器和移位寄存器 (207)
6.2.1 寄存器 (207)
6.2.2 移位寄存器 (208)
6.2.3 移位寄存器應(yīng)用舉例 (212)
6.2.4 移位寄存器型計(jì)數(shù)器 (215)
6.2.5 移位寄存器的VHDL描述 (219)
復(fù)習(xí)思考題 (222)
習(xí)題 (222)
第7章 半導(dǎo)體存儲(chǔ)器和可編程邏輯器件 (227)
7.1 概述 (227)
7.2 半導(dǎo)體存儲(chǔ)器 (228)
7.2.1 半導(dǎo)體存儲(chǔ)器概述 (228)
7.2.2 只讀存儲(chǔ)器(ROM) (229)
7.2.3 隨機(jī)存取存儲(chǔ)器(RAM) (235)
7.3 可編程邏輯器件(PLD) (237)
7.3.1 PLD概述 (237)
7.3.2 可編程陣列邏輯(PAL) (239)
7.3.3 通用陣列邏輯(GAL) (246)
7.3.4 復(fù)雜的可編程邏輯器件(CPLD) (249)
7.3.5 現(xiàn)場(chǎng)可編程門陣列(FPGA) (253)
7.3.6 PLD的開發(fā)過程 (256)
復(fù)習(xí)思考題 (257)
習(xí)題 (257)
第8章 脈沖信號(hào)的產(chǎn)生與整形 (259)
8.1 555集成定時(shí)器 (259)
8.2 施密特觸發(fā)電路 (261)
8.3 單穩(wěn)態(tài)觸發(fā)電路 (263)
8.3.1 用555定時(shí)器構(gòu)成單穩(wěn)態(tài)觸發(fā)電路 (264)
8.3.2 用施密特觸發(fā)電路構(gòu)成單穩(wěn)態(tài)觸發(fā)電路 (265)
8.3.3 集成單穩(wěn)態(tài)觸發(fā)電路 (266)
8.3.4 單穩(wěn)態(tài)觸發(fā)電路的應(yīng)用 (267)
8.3.5 單穩(wěn)態(tài)觸發(fā)電路的VHDL描述 (268)
8.4 多諧振蕩器 (270)
8.4.1 用555定時(shí)器構(gòu)成多諧振蕩器 (270)
8.4.2 用施密特觸發(fā)電路構(gòu)成多諧振蕩器 (272)
8.4.3 石英晶體多諧振蕩器 (273)
復(fù)習(xí)思考題 (274)
習(xí)題 (274)
第9章 數(shù)模和模數(shù)轉(zhuǎn)換 (277)
9.1 D/A轉(zhuǎn)換器 (277)
9.1.1 D/A轉(zhuǎn)換器的基本原理 (277)
9.1.2 權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器 (278)
9.1.3 倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器 (278)
9.1.4 集成D/A轉(zhuǎn)換器及主要技術(shù)參數(shù) (279)
9.2 A/D轉(zhuǎn)換器 (280)
9.2.1 A/D轉(zhuǎn)換器的基本原理 (280)
9.2.2 逐次逼近型A/D轉(zhuǎn)換器 (283)
9.2.3 雙積分型A/D轉(zhuǎn)換器 (285)
9.2.4 集成A/D轉(zhuǎn)換器及主要技術(shù)參數(shù) (287)
復(fù)習(xí)思考題 (288)
習(xí)題 (289)
附錄A 各章習(xí)題參考答案 (290)
參考文獻(xiàn) (310)