數(shù)字邏輯電路設計是電類專業(yè)必修的一門專業(yè)基礎課。本書主要介紹數(shù)字電路及邏輯設計的基本知識、分析與設計的基本方法及常用集成芯片的使用方法等。全書共分9章,基礎理論部分深入淺出,簡要、透徹;數(shù)字邏輯電路的分析與設計部分注重實踐性;常用集成芯片的選型考慮實用性。書中備有大量例題和習題,部分章節(jié)后附帶實驗內(nèi)容,*后一章給出數(shù)字系統(tǒng)設計案列。
本書定位與本科層次,既可作為高等院校數(shù)字邏輯電路教學用書,也可作為教師、科技人員和有關專業(yè)學生的參考用書。
目錄
第1章數(shù)制與代碼
1.1概述
1.2常用數(shù)制
1.3有符號數(shù)表示法
1.4常用編碼
本章小結(jié)
習題
第2章邏輯代數(shù)基礎
2.1 邏輯代數(shù)的基本運算
2.2邏輯代數(shù)的基本定律和運算規(guī)則
2.3邏輯函數(shù)的描述方法
2.4邏輯函數(shù)的化簡方法
本章小結(jié)
第3章小規(guī)模組合邏輯電路
3.1集成邏輯門
3.2小規(guī)模組合邏輯電路的分析與設計
3.3組合邏輯電路中的競爭與冒險
3.4小規(guī)模組合邏輯電路實驗
本章小結(jié)
第4章模塊級組合邏輯電路
4.1加法器
4.2編碼器
4.3譯碼器
4.4數(shù)值比較器
4.5數(shù)據(jù)選擇器
4.6模塊級組合邏輯電路的分析與設計
4.7模塊級組合邏輯電路實驗
本章小結(jié)
第5章觸發(fā)器級時序邏輯電路
5.1時序邏輯電路概述
5.2觸發(fā)器
5.3觸發(fā)器級時序邏輯電路的分析
5.4觸發(fā)器級同步時序邏輯電路的設計
5.5觸發(fā)器級異步時序邏輯電路的設計
5.6觸發(fā)器時序邏輯電路實驗
本章小結(jié)
第6章模塊級時序邏輯電路
6.1 集成計數(shù)器
6.2 寄存器與移位寄存器
6.3 數(shù)據(jù)鎖存器
6.4 模塊級時序邏輯電路的分析
6.5 模塊級時序邏輯電路的設計
6.6計數(shù)器及其應用實驗
6.7移位寄存器及其應用實驗
本章小結(jié)
第7章脈沖信號的產(chǎn)生與變換電路
7.1多諧振蕩器
7.2單穩(wěn)態(tài)觸發(fā)器
7.3施密特觸發(fā)器
7.4 555定時器
7.5 555定時器實驗
第8章D/A和A/D轉(zhuǎn)換
8.1 D/A轉(zhuǎn)換
8.2 A/D轉(zhuǎn)換
第9章數(shù)字系統(tǒng)設計實例
9.1 數(shù)字電子時鐘的設計
9.2 循環(huán)彩燈控制電路設計
9.3 點名器電路設計
9.4 搶答器的設計
9.5 交通燈控制電路設計
9.6 汽車尾燈控制電路設計
9.7電子密碼鎖控制電路設計
9.8 信號的D/A和A/D轉(zhuǎn)換
參考文獻