教材采用看、想、學(xué)、做的一體化教學(xué)模式,貫穿以應(yīng)用為目的,以必需、夠用為度的高職教學(xué)原則,通過典型產(chǎn)品引入課程內(nèi)容,以啟發(fā)性課程實(shí)驗(yàn)和課程設(shè)計(jì)為主導(dǎo),把理論教學(xué)和實(shí)踐教學(xué)有機(jī)地結(jié)合在一起,傳授數(shù)字電子技術(shù)的知識(shí),培訓(xùn)電子電路設(shè)計(jì)和制作的基本技能。 本教材內(nèi)容包括:數(shù)字電路基礎(chǔ)知識(shí)、邏輯門電路、組合邏輯電路、集成觸發(fā)器、時(shí)序邏輯電路、脈沖波形的產(chǎn)生和變換、數(shù)/模、模/數(shù)轉(zhuǎn)換、存儲(chǔ)器、可編程邏輯器件、數(shù)字電子技術(shù)課程設(shè)計(jì)。
徐麗香,女,廣東機(jī)電職業(yè)技術(shù)學(xué)院骨干教師,具備較為豐富的教科研實(shí)踐經(jīng)驗(yàn)。其在我社出版的數(shù)字電子技術(shù)和模擬電子技術(shù)教材已出版至第三版,獲得廣大院校廣泛認(rèn)可。
第1章數(shù)字電路基礎(chǔ)知識(shí)
1.1數(shù)字信號(hào)和數(shù)字電路
1.2數(shù)制和編碼
1.2.1數(shù)制
1.2.2不同進(jìn)制之間的相互轉(zhuǎn)換
1.2.3編碼
1.3邏輯代數(shù)基礎(chǔ)
1.3.1邏輯變量與邏輯函數(shù)
1.3.2基本的邏輯運(yùn)算
1.3.3邏輯運(yùn)算的應(yīng)用
1.3.4邏輯函數(shù)及其表示方法
實(shí)訓(xùn)1認(rèn)識(shí)常用實(shí)訓(xùn)設(shè)備和集成電路,制作邏輯筆
本章學(xué)習(xí)指導(dǎo)
習(xí)題1
第2章邏輯門電路
2.1概述
2.2TTL門電路
2.2.1TTL與非門
2.2.2TTL門電路電壓傳輸特性測試
2.2.3TTL門電路的主要參數(shù)
2.2.4電路應(yīng)用
2.2.5TTL與非門的改進(jìn)系列
2.3TTL門電路的輸出結(jié)構(gòu)
2.3.1集電極開路門
2.3.2三態(tài)門
2.4CMOS集成門電路
2.4.1常用CMOS門電路
2.4.2CMOS邏輯門電路的主要參數(shù)
2.4.3CMOS集成門電路的應(yīng)用
2.5集成門電路的實(shí)用知識(shí)
2.5.1常用集成門電路型號(hào)系列簡介
2.5.2集成門電路使用注意事項(xiàng)
2.5.3TTL與CMOS電路的接口技術(shù)
實(shí)訓(xùn)2門電路的應(yīng)用――門控報(bào)警電路
本章學(xué)習(xí)指導(dǎo)
習(xí)題2
第3章組合邏輯電路的分析與設(shè)計(jì)
3.1概述
3.2邏輯代數(shù)的公式
3.3邏輯函數(shù)的化簡
3.3.1化簡意義及標(biāo)準(zhǔn)
3.3.2公式化簡法
3.3.3邏輯函數(shù)的卡諾圖化簡
3.3.4具有約束項(xiàng)的邏輯函數(shù)及其化簡
3.4組合邏輯電路的分析與設(shè)計(jì)方法
3.4.1組合邏輯電路的分析方法
3.4.2組合邏輯電路的設(shè)計(jì)
3.4.3組合邏輯電路中的競爭冒險(xiǎn)
實(shí)訓(xùn)3組合邏輯電路設(shè)計(jì)之密碼鎖、8線-3線編碼器
本章學(xué)習(xí)指導(dǎo)
習(xí)題3
第4章常用組合邏輯電路模塊
4.1概述
4.2編碼器
4.3譯碼器及數(shù)碼顯示電路
4.3.1二進(jìn)制譯碼器
4.3.2二-十進(jìn)制譯碼器(又稱BCD譯碼器)
4.3.3唯一地址譯碼器的應(yīng)用
4.3.4七段數(shù)字顯示譯碼器
4.4數(shù)據(jù)分配器和選擇器
4.4.1數(shù)據(jù)分配器
4.4.2數(shù)據(jù)選擇器
4.4.3數(shù)據(jù)選擇器和分配器的應(yīng)用
4.5數(shù)據(jù)比較器
4.5.11位數(shù)值比較器
4.5.2考慮低位比較結(jié)果的多位比較器
4.5.3數(shù)據(jù)比較器的應(yīng)用
4.6加法器
實(shí)訓(xùn)4編碼、譯碼和顯示驅(qū)動(dòng)電路綜合實(shí)訓(xùn)
本章學(xué)習(xí)指導(dǎo)
習(xí)題4
第5章集成觸發(fā)器
5.1概述
5.2集成觸發(fā)器的基本形式
5.2.1基本RS觸發(fā)器
5.2.2觸發(fā)器的各種觸發(fā)方式的實(shí)現(xiàn)
5.3各種功能的觸發(fā)器
5.3.1JK觸發(fā)器
5.3.2T觸發(fā)器和T′觸發(fā)器
5.3.3D觸發(fā)器
實(shí)訓(xùn)5基本RS觸發(fā)器的構(gòu)成,搶答器和二-四分頻電路
本章學(xué)習(xí)指導(dǎo)
習(xí)題5
第6章時(shí)序邏輯電路
6.1概述
6.1.1時(shí)序邏輯電路的基本特點(diǎn)和結(jié)構(gòu)
6.1.2時(shí)序邏輯電路的一般分析方法
6.2寄存器(Register)
6.2.1數(shù)碼寄存器(Digital Register)
6.2.2移位寄存器(Shift Registers)
6.2.3移位寄存器應(yīng)用舉例
6.3計(jì)數(shù)器
6.3.12n進(jìn)制計(jì)數(shù)器
6.3.2十進(jìn)制計(jì)數(shù)器
6.3.3N進(jìn)制計(jì)數(shù)器
6.3.4計(jì)數(shù)器應(yīng)用舉例
6.3.5寄存器和計(jì)數(shù)器的綜合應(yīng)用
實(shí)訓(xùn)6移位寄存器的運(yùn)用,七進(jìn)制計(jì)數(shù)器,60進(jìn)制計(jì)數(shù)器
本章學(xué)習(xí)指導(dǎo)
習(xí)題6
第7章脈沖波形的產(chǎn)生和變換
7.1概述
7.2集成555定時(shí)器
7.3施密特觸發(fā)器
7.3.1用555定時(shí)器構(gòu)成的施密特觸發(fā)器
7.3.2集成施密特觸發(fā)器
7.3.3施密特觸發(fā)器的應(yīng)用舉例
7.4單穩(wěn)態(tài)觸發(fā)器
7.4.1采用555定時(shí)器的單穩(wěn)態(tài)觸發(fā)器
7.4.2集成單穩(wěn)態(tài)觸發(fā)器
7.4.3單穩(wěn)態(tài)觸發(fā)器的應(yīng)用
7.5多諧振蕩器
7.5.1用555定時(shí)器構(gòu)成的多諧振蕩器
7.5.2多諧振蕩器應(yīng)用實(shí)例
實(shí)訓(xùn)7時(shí)基電路
本章學(xué)習(xí)指導(dǎo)
習(xí)題7
第8章數(shù)/模、模/數(shù)轉(zhuǎn)換
8.1概述
8.2數(shù)/模(D/A)轉(zhuǎn)換器
8.2.1D/A轉(zhuǎn)換器的基本原理
8.2.2電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器
8.2.31位D/A轉(zhuǎn)換器
8.3模/數(shù)(A/D)轉(zhuǎn)換器
8.3.1A/D轉(zhuǎn)換器的基本原理
8.3.2逐次逼近型A/D轉(zhuǎn)換器
實(shí)訓(xùn)8D/A、A/D轉(zhuǎn)換
本章學(xué)習(xí)指導(dǎo)
習(xí)題8
第9章大規(guī)模集成電路及其應(yīng)用
9.1半導(dǎo)體存儲(chǔ)器概述
9.1.1半導(dǎo)體存儲(chǔ)器的分類
9.1.2存儲(chǔ)器的主要指標(biāo)
9.2存儲(chǔ)器的結(jié)構(gòu)和工作原理
9.2.1存儲(chǔ)器的結(jié)構(gòu)
9.2.2存儲(chǔ)器的工作原理
9.2.3存儲(chǔ)器的工作時(shí)序
9.3只讀存儲(chǔ)器
9.3.1常用ROM介紹
9.3.2應(yīng)用舉例
9.3.3常用的E2PROM舉例
9.4隨機(jī)存儲(chǔ)器RAM
9.5可編程邏輯器件(PLD)簡介
9.5.1概述
9.5.2PLD器件的描述規(guī)則
9.5.3PLD的開發(fā)環(huán)境
9.6大規(guī)模集成電路的綜合應(yīng)用
9.6.1波形產(chǎn)生電路
9.6.2霓虹燈控制電路
實(shí)訓(xùn)9霓虹燈控制電路
本章學(xué)習(xí)指導(dǎo)
習(xí)題9
第10章課程設(shè)計(jì)
10.1概述
10.1.1課程設(shè)計(jì)的基本任務(wù)
10.1.2課程設(shè)計(jì)的基本要求
10.1.3課程設(shè)計(jì)的基本步驟和方法
10.1.4課程設(shè)計(jì)實(shí)驗(yàn)文件的標(biāo)準(zhǔn)格式
10.2提供的參考選題及參考方案
10.2.1設(shè)計(jì)數(shù)碼搶答器
10.2.2設(shè)計(jì)數(shù)字鐘
10.2.3設(shè)計(jì)音樂D/A和A/D轉(zhuǎn)換電路
10.2. 4 3 1 /2位直流數(shù)字電壓表